Dissertação

A Low Dropout Voltage Regulator with a Supply Ripple Cancellation Technique EVALUATED

Os circuitos analógicos necessitam de uma tensão de alimentação desprovida de variações devido à sua natureza sensível. Para esse efeito, são implementados reguladores de baixa queda de tensão com alta rejeição da fonte de alimentação para alimentar esses blocos analógicos. Este projeto propõe um regulador com uma técnica de Cancelamento de Ruído da Fonte, projetado numa tecnologia de processo CMOS de 16nm. Esta técnica consiste em criar o simétrico do ruído da tensão de entrada e somá-lo de novo à entrada, cancelando-o efetivamente. Este regulador atua em tensões de saída de 0.9 V e para 1 mA de corrente de carga e 1pF de capacitância de carga. Através de diversas simulações, o regulador proposto mostra ser competitivo entre as arquiteturas do estado-da-arte, oferecendo uma excelente rejeição de ruído em baixas frequências (-113 dB20) e médias frequências (-55 dB20). São realizadas simulações de corners de processo, tensão e temperatura (PVT) e análises de Monte Carlo para comprovar a robustez do projeto e sua conformidade com a norma ISO 26262.
Regulador de baixa queda de tensão, Rácio de Rejeição do Ruído da Fonte, Cancelamento do Ruído da Fonte

julho 6, 2023, 9:0

Documentos da dissertação ainda não disponíveis publicamente

Orientação

ORIENTADOR

Hugo Teixeira

Synopsys

Engenheiro

ORIENTADOR

Jorge Manuel Dos Santos Ribeiro Fernandes

Departamento de Engenharia Electrotécnica e de Computadores (DEEC)

Professor Associado