Componente Laboratorial
Sistemas Electrónicos de Computadores
Mestrado Bolonha em Engenharia Electrónica
Componente Laboratorial
Nas primeira 4 aulas, é dado aos alunos um CPU básico descrito em Verilog e pede-se que projetem e integrem um periférico simples para controlo de LEDs. Durante este período, desenvolvem uma ideia para um sistema integrado (SoC) e entregam uma especificação preliminar do mesmo (20%). No resto das aulas desenvolvem esse projecto com apoio do docente e entregam a especificação final no fim das aulas (80%). O trabalho consiste no desenvolvimento de um ou mais periféricos em Verilog, e do programa para o CPU em linguagem C, incluindo o controlo dos dispositivos integrados. Utiliza-se um simulador de Verilog para simular o sistema e uma placa de FPGA para o emular, utilizando para tal as ferramentas de software do fabricante da FPGA.