Dissertação
{pt_PT=Digital CMOS Library Design} {} EVALUATED
{pt=A caracterização de células lógicas é uma parte essencial do fluxo de projecto digital de circuitos integrados nos dias de hoje. Ficheiros contendo informações sobre tempos de atraso de propagação, limites para possíveis violações temporais em células sequencias, potência dinâmica e estática são a base desta caracterização. Para tal, simulação destas células com diferentes combinações de tensão, temperatura, capacidade de carga e transístores com diferentes características tecnológicas (corners) são necessárias. Embora com precisão reduzida, a simulação digital de grandes circuitos integrados é extremamente rápida utilizando este tipo de ficheiros em vez do simulador analógico SPICE. Os ficheiros são também importantes em ferramentas de sístese automática para optimização do funcionamento lógico e na minimização da potência consumida pelo circuito. Licenças profissionais para software capaz de caracterizar bibliotecas inteiras de células lógicas são por norma extremamente caras. O algoritmo e a metodologia desenvolvida nesta tese foram feitos à medida, para uma pequena empresa especializada em design de circuitos analógicos com uma pequena presença no mercado digital. O objectivo, é assim, desenvolver uma metodologia e o software necessário para assitir um engenheiro de design digital na tarefa de caracterizar uma nova biblioteca de células lógicas, minimizando tarefas manuais e automatizando grande parte do processo., en=Digital cell characterization is essential in modern integrated circuits digital design flow. Characterization files that contain information as propagation time delays, timing constraints in sequential cells and both dynamic and static power consumption are the cornerstone of this type of work. They can be obtained by simulating standard cells with different combinations of supply voltage, temperature, load capacitance and MOS fabrication processes (corners) . Although with reduced accuracy, the digital simulation of large integrated circuits is a significantly faster using this type of data files instead of the analog SPICE simulation. The files are also important for automatic synthesis tools to optimize logic functionality of circuits and minimize power consumption of digital circuits. Professional licenses for software capable of characterizing entire cell libraries are usually expensive. The algorithms and methodology developed in the scope of this thesis are custom suited for a small company specialized in analog design and with a small market presence in digital design. The goal, therefore, is to create a methodology and design the required software capable of assisting a digital design engineer in characterizing a new standard cell library, by minimizing manual tasks and automate most of the process.}
novembro 16, 2017, 11:0
Publicação
Obra sujeita a Direitos de Autor
Orientação
ORIENTADOR
Departamento de Engenharia Electrotécnica e de Computadores (DEEC)
Professor Associado