Dissertação
Ring based voltage controlled oscillators EVALUATED
O objetivo desta tese é minimizar o ruído de fase do oscilador em anel, mantendo o consumo de energia e a área de ocupação reduzidos. Desta forma, são utilizados inversores CMOS que não requerem o uso de bobinas na sua implementação. Para diminuir o ruído de fase, são exploradas várias topologias, nomeadamente feed forward, latch e latch com ligação aos estágios subsequentes. Numa primeira fase, são realizadas algumas simulações com todas as topologias, variando o tamanho dos transístores, de forma a perceber qual a topologia que apresenta a melhor relação entre ruído de fase e consumo de energia. As simulações foram realizadas em colaboração com a empresa Synopsys, que disponibilizou a tecnologia TSMC 16nm para a elaboração deste trabalho. Em seguida, escolheram-se os circuitos que apresentaram os melhores resultados e foram realizadas mais simulações com essas topologias. Após a seleção do melhor circuito, são realizadas simulações de pré-layout, com o objetivo de implementar perturbações na projeção do circuito antes deste ser submetido a layout. Os resultados obtidos nas simulações foram promissores, sendo proposto no final deste documento algumas sugestões para possível trabalho futuro a ser realizado de modo a conseguir-se obter resultados melhores.
novembro 24, 2022, 11:0
Publicação
Obra sujeita a Direitos de Autor
Orientação
ORIENTADOR
Jorge Manuel Dos Santos Ribeiro Fernandes
Departamento de Engenharia Electrotécnica e de Computadores (DEEC)
Professor Associado