Dissertação

11.7b Time-to-Digital Converter with 0.82ps resolution in 130nm CMOS Technology EVALUATED

Esta dissertação pertence à área científica de projeto de Circuitos Integrados e aborda o desenvolvimento de um Conversor de Tempo para Digital com uma arquitetura de 11.7 bits usando uma tecnologia "CMOS UMC de 130nm". O Conversor de Tempo-para-Digital será desenvolvido com uma arquitetura Circular usando uma técnica de medição baseada em inversores de Pulse-shrinking, que em comparação com as técnicas convencionais, onde o buffer é usado para implementar o elemento de atraso na cadeia, aqui é proposto o uso de um inversor para o mesmo propósito. O circuito de amostragem será baseado em flip-flops dinâmicos TSPC, especialmente modificados para este circuito, reduzindo a carga imposta em cada um dos elementos na cadeia de atraso, permitindo um melhor desempenho do mesmo.
Conversor de Tempo para Digital, Alta resolução, Alta Gama Dinâmica, Baixo Consumo

Abril 27, 2018, 9:0

Publicação

Obra sujeita a Direitos de Autor

Orientação

ORIENTADOR

Jorge Manuel Correia Guilherme

IPTomar

Professor Auxiliar

ORIENTADOR

Nuno Cavaco Gomes Horta

Departamento de Engenharia Electrotécnica e de Computadores (DEEC)

Professor Auxiliar