Dissertação
Automatic sizing of continuous-time comparators using a generic cell library EVALUATED
Esta tese aborda o problema da migração automática de tecnologia em projetos de circuitos integrados analógicos. O método proposto introduz um novo nível de abstração para as ferramentas EDA que abordam o projeto analógico, permitindo a adaptação sistemática e sem esforço de um projeto a um novo processo de tecnologia. O novo nível de abstração é baseado numa biblioteca de células genéricas, que inclui descrições de topologias e testbenches para classes de circuito específicas. Para além da independência de tecnologia, a produtividade de projeto é melhorada através da reutilização de testbenches, quando se usam novas topologias para uma classe de circuitos já implementada. O novo método é implementado e testado usando uma ferramenta estado-de-arte de otimização multi-objetivos e multi-restrições, para dimensionamento de circuitos, e é validado para o projeto e otimização de comparadores de tempo contínuo, incluindo a migração entre dois processos diferentes, XFAB 350 nm e ATMEL 150 nm SOI.
novembro 23, 2016, 10:30
Publicação
Obra sujeita a Direitos de Autor
Orientação
ORIENTADOR
Departamento de Engenharia Electrotécnica e de Computadores (DEEC)
Professor Auxiliar