Dissertação

CAD: AIDA-TOP - Analog IC Topology Selection EVALUATED

Esta tese de mestrado descreve o desenvolvimento de uma metodologia de selecção de topologias altamente customizável, independente da tecnologia, compatível com a ferramenta AIDA-C. A síntese de topologias é um passo essencial no decorrer do projecto de circuitos, maioritariamente dependente do conhecimento de desenhadores experientes. Criar uma ferramenta de EDA para realizar esta tarefa melhoraria substancialmente o time-to-market, visto que muitos outros elementos do projecto de circuits já se encontram automatizados. O método escolhido recorre à informação de optimizações de dimensionamento anteriores, combinando-as com algoritmos de MCDM para obter a topologia mais apta, quer haja um circuito que já alcance os valores pedidos, ou caso não haja nenhum que o faça. O método de selecção de topologias foi implementado no programa AIDA-TOP. Foi testado recorrendo a optimizações do AIDA-C de quatro topologias distintas, pertencentes à família OTA CMOS. A progressão do programa foi verificada usando variados exemplos de input. A ferramenta usou 40 optimizações de teste, cada uma contendo múltiplos circuitos simulados, atingindo 76,41% de taxa de acerto geral.
Projecto de circuitos analógicos, Síntese topológica, Automação de Projecto Electrónico, Selecção Topológica, Optimizaçao Multiobjectivo

Julho 8, 2020, 16:30

Documentos da dissertação ainda não disponíveis publicamente

Orientação

ORIENTADOR

Nuno Cavaco Gomes Horta

Departamento de Engenharia Electrotécnica e de Computadores (DEEC)

Professor Associado

ORIENTADOR

Ricardo Filipe Sereno Póvoa

Escola Superior Náutica Infante D. Henrique

Professor