Dissertação

Very low power consumption SAR ADC for wireless sensor networks EVALUATED

Atualmente, há cada vez mais e mais redes de sensores autónomos sem fios, para diversas aplicações, e, como o título sugere, cada um destes dispostivos deve ser independente e capaz de se auto-abastecer. Embora a maioria destes dispositivos requeiram baterias de longa duração é possível utilizar dispositivos de colheita (harvesting), que transformam a energia presente no ambiente, onde se inserem, em energia elétrica. Desta forma, existe uma procura por melhores topologias para circuitos de consumo de baixa potência. Este trabalho foca-se num módulo destes sensores – um conversor analógico-digital (ADC) – que traduz sinais (físicos) analógicos para o domínio digital, onde serão processados. Este trabalho visa projectar um SAR ADC (conversor analógico-digital baseado em aproximações sucessivas) com um consumo de potência extremamente reduzida, numa tecnologia avançada CMOS (28 nm), seguindo as metodologias industriais de IC. Este projecto foi realizado em parceria com a empresa Synopsys, operarando a uma tensão de alimentação de 0.5 V±10%, com uma resolução de 12 bits e 500 kS/s de frequência de amostragem.
Conversor Analógico-Digital (ADC), Registo de Aproximações Sucessivas (SAR), Consumo de baixa potência, Circuitos integrados (IC).

junho 17, 2016, 9:30

Publicação

Obra sujeita a Direitos de Autor

Orientação

ORIENTADOR

Jorge Manuel Dos Santos Ribeiro Fernandes

Departamento de Engenharia Electrotécnica e de Computadores (DEEC)

Professor Auxiliar